全面介绍Waversa W唯 WNas3 串流型数字播放处理器
本帖最后由 乐乐行 于 2021-9-10 18:09 编辑全面介绍Waversa W唯 WNas3串流型数字播放处理器
这是;
一台HIFI级别NAS
一台bridge处理器
一台CD抓轨机
一台数字播放器
一台DAC
未完,待续。。。
本帖最后由 乐乐行 于 2021-7-10 07:37 编辑
Waversa Wnas3 目前已经到了第三代(明年上市)
和上一代Wnas3区别
1.内部I2S时钟架构升级到了WIDR时钟架构
2.内部birdge数字处理器升级到了最新一代的DDC处理器(和Wbridge使用相同)
3.增加了COAX的WIDR协议,输出达192khz/32bit时钟数据输出。
WIDR解释;高精度低噪声时钟架构。这是waversa开发了5年时间,取代I2S时钟架构(内部链路和输出)。从同步时钟传输往时钟传输上走了一大步。
未完.待续。。。
本帖最后由 乐乐行 于 2021-7-30 00:56 编辑
国外Waversa Wnas3 MK2 测评
原文链接;https://www.stereo.de/hifi-test/produkt/waversa-wnas3-1827
本帖最后由 乐乐行 于 2021-9-18 22:28 编辑
Waversa Wnas3标准使用方法之一
DDC数字处理器连接DAC模拟转换器。
内部数字处理器,可以处理串流噪声和数据噪声。
提供高精度时钟信号,减轻DAC时钟的整理负担。
依靠内置高精度解码器,把串流格式文件解码到PCM流,提供给DAC转换模拟输出。
隔离串流信号噪声对于DAC的干扰。
使用LAN.USB.AES.COAX连接到DAC.
未完,待续。。。
本帖最后由 乐乐行 于 2021-7-10 07:54 编辑
WaversaWNas3 核心功能介绍;
WAP是Waversa 数字DSP处理器的简称
WNAS3 中安装的 WAP 不同于传统 WAP DAC 的功能。
WNAS3 和 WDAC3 一样,有双 WAP硬件芯片。它甚至更快、更高效,通过减少抖动改善了音质并提高了处理速度。
WNAS3 是 Waversa 第一台数字处理输出的源机,WAP 是一种专有技术,可以与其他 DAC 结合使用。随着WAP数量的增加,音质进一步提升,可以改善音源录音或者提高DAC档次的技术手段。
双FPGA硬件处理WAP
什么是 WAP Waversa 音频处理器Waversa Audio Processor的缩写,它是由Waversa Systems独立开发的音频处理器。与现有的 DSP 方法相比,WAP 被设计为通过硬件方法制造的更直接的电路配置,以高速和准确地处理大量数据。特别是,它使用独特的算法,以超越传统算法的质量处理模拟波形。
WAP链路表达图通过WNDR等串流通道,增加WAP能力。
未完,待续。。。
本帖最后由 乐乐行 于 2021-8-8 18:31 编辑
Waversa W唯 WNas3核心装备和使用方法;
WsmartHub3是专门为Wnas3这种数字DDC开发的。Wnas3内置网络解调器的格式解码,这些解码器会干扰内部数字电路,最好的方法就是让这些解码器外置。
WsmartHub3接收到网络串流信号解码pcm(raw)输出,通过Usb和Wnas3连接(BIT完美),让Wnas3内部减少增加噪声的点。
WsmartHub3 roon bridge连接Wnas3,可以替代Wnas3内置 roon ready 串流水平。
Wsmarthub3介绍链接;http://www.headphoneclub.com/thread-729362-1-1.html
丰富的数字线性接口配件,全面提升声音质量。
未完,待续。。。
CDT使用异步BIT完美复刻技术与其他翻录软件不同,Wnas3通过硬件和软件的结合来追求完美的数据复刻。WNAS3 的 Perfect Ripping 使用类似于 Async CDT 的机制。重复读取BIT数据,直到完全读取记录在 CD 上的 RAW 数据。导入的 RAW 数据保存在硬盘文件夹。文件夹名称自动从以太网下载添加 CD 信息,使音源管理变得容易。* 如果CD上的数据完全损坏,可能会重复读取,因此可以在WNAS3上恢复和保存完全损坏的数据。
低噪音Waversa定制USB协议传统数字源设备的问题在于,由于时钟频率非常高 CPU 会产生巨大噪声,噪声会产生大量抖动。
众所周知的 XMOS USB 驱动使用 500MHz 时钟会产生很多噪音。我们开发了一种新的处理方法来解决这个问题。通过设计低频率时钟专用 USB 线路,而不是使用市售的 USB 芯片,我们将其设计为使用 音频时钟 作为主时钟从 USB 芯片传输数据。
WNAS3 是真正异步时钟设计。44.1 / 48kHz 独立 MEMS 主时钟系统44.1 和 48 是永远不匹配的数字。
因此,在用一个时钟处理两个信号时,在不可整除的部分会出现时间差(抖动)误差,不可能成为一个准确的值。传输的数据根据WAP对外提供的独立时钟进行重组,传输到DAC芯片。
这种设计显着降低了抖动,可以准确地让DAC执行数模转换,并可以数字输出到外部 DAC 进行更准确的数字连接。
页:
[1]